Scrigroup - Documente si articole

     

HomeDocumenteUploadResurseAlte limbi doc
BulgaraCeha slovacaCroataEnglezaEstonaFinlandezaFranceza
GermanaItalianaLetonaLituanianaMaghiaraOlandezaPoloneza
SarbaSlovenaSpaniolaSuedezaTurcaUcraineana

įstatymaiįvairiųApskaitosArchitektūraBiografijaBiologijaBotanikaChemija
EkologijaEkonomikaElektraFinansaiFizinisGeografijaIstorijaKarjeros
KompiuteriaiKultūraLiteratūraMatematikaMedicinaPolitikaPrekybaPsichologija
ReceptusSociologijaTechnikaTeisėTurizmasValdymasšvietimas

Tiesioginių duomenų mainų darbo ciklo laikinės funkcionavimo diagramos

kompiuteriai



+ Font mai mare | - Font mai mic



DOCUMENTE SIMILARE

Tiesioginių duomenų mainų darbo ciklo laikinės  funkcionavimo diagramos

Tiesioginių duomenų mainų schema naudoja HOLD tiesioginių duomenų reikalavimo ir HLDA šių duomenų patvirtinimo signalus. HOLD signal¹ perduoda įrenginys, reikalaujantis tiesioginių duomenų mainų, o HLDA signalu MP atsako, patvirtindamas, kad HOLD signalas fiksuotas ir SM perduota periferiniam įrenginiui. HOLD signalas iššaukia tiesioginių duomenų mainų darbo cikl¹, kurio laikinės funkcionavimo diagramos paleiktos 55 pav.



Šis signalas tikrinamas kiekvieno mašinos ciklo T3 takto pradžioje. HOLD signalas turi būti išlaikytas iki tikrinimo momento (t2) nemažiau 170 ns. Aptikus t2 laiko momentu, kad HOLD = 1, signalas prasideda SM perdavimo periferiniam įrenginiui procesas. Signalo pasikeitimo po jo fiksavimo laikas nereglamentuojamas. Prieš baigiantys T3 taktui, ne vėliau 110 ns iki T4 takto pradžios, perduodamas HLD = 1 patvirtinimo signalas.

T4 takte MP išjungia AD7 … AD0, A15 … A8, , , , ALE linijas, perjungdamas jas į Z būsen¹. Kai komandos cikle yra T4, T5 taktai, tai jie pabaigiami. MP pradeda vykdyti TH tiesioginių duomenų taktus, kurių metu vien tik nuolat kontroliuoja HOLD įėjimo loginį lygį. Kol šiame įėjime yra 1 loginio lygio signalas, tol tźsiasi tiesioginių duomenų mainų darbo ciklas. Šio darbo ciklo trukmź nustato periferinis įrenginys, vykdantis tiesioginius duomenų mainus.

Kai, t3 laiko momentu aptinkamas HOLD = 0, vykdomas paskutinis TH taktas. Iki šio takto pabaigos HLDA signalo lygis keičiamas priešingu HLD = 0, patvirtinant, kad MP vėl atgauna SM.

Toliau mikroprocesorius tźsia darb¹ pagal program¹, pradėdamas eilinės komandos M1 mašinos cikl¹.



Politica de confidentialitate | Termeni si conditii de utilizare



DISTRIBUIE DOCUMENTUL

Comentarii


Vizualizari: 695
Importanta: rank

Comenteaza documentul:

Te rugam sa te autentifici sau sa iti faci cont pentru a putea comenta

Creaza cont nou

Termeni si conditii de utilizare | Contact
© SCRIGROUP 2024 . All rights reserved