CATEGORII DOCUMENTE |
Aeronautica | Comunicatii | Electronica electricitate | Merceologie | Tehnica mecanica |
CIRCUITE LOGICE CU TRANZISTOARE MOS
1. Scopul lucrarii este cunoasterea functionarii circuitelor logice elementare cu tranzistoare cu efect de camp cu poarta izolata; experimentarile se fac pe o poarta logica multifunctionala realizata in tehnologie PMOS standard cu poarta de aluminiu.
2. Tranzistorul cu
efect de camp de tip MOS, al carui simbol este reprezentat in fig.1 are, ca parametri principali,
tensiunea de prag, [V] si factorul de curent
[mA/V] Ecuatiile caracteristicilor statice sunt:
(1), in zona
liniara, inainte de saturatie, adica pentru:
(1') respectiv:
(2) in zona de
saturatie de curent, cand este indeplinita relatia:
>
(2')
Tranzistoarele folosite sunt cu canal p indus, toate tensiunile
raportate la sursa (deci si tensiunile de alimentare) sunt negative,
dar in relatiile de calcul sunt luate in valoare absoluta.
3. Cu tranzistoare cu efect de camp de tip MOS se pot realiza inversoare logice - ca circuite de baza pentru circuitele logice - in mai multe moduri, in functie de tipul rezistentei de sarcina; in lucrare, vor fi prezentate inversoarele din fig.2, 3 si 4.
Pentru toate cele trei tipuri de inversor, caracteristica de transfer are aceeasi forma, ca in fig.5, dar vor diferi valorile caracteristice, adica nivelele logice si marginile de zgomot statice, deduse din caracteristica de transfer.
Pentru
inversorul cu sarcina rezistiva, fig.2,
se obtin urmatoarele relatii:
=
(3),
(4), unde
este factorul de
curent al tranzistorului MOS amplificator. Daca
este mult mai mic
decat
, se poate folosi expresia aproximativa:
(4').
Pentru inversorul cu
sarcina activa, cu tranzistorul MOS de sarcina functionand
in regiunea liniara, fig.3, in
care se folosesc doua surse de alimentare,
, se obtin relatiile:
(5),
(6) unde,
fiind factorul de curent al tranzistorului MOS folosit ca
sarcina.
Daca se presupune
k >> 1, se obtine relatia aproximativa: (6')
Pentru inversorul
avand ca sarcina activa un tranzistor MOS in zona de saturatie -
schema cea mai des utilizata in circuite integrate MOS - reprezentata
in fig.4, se obtin
relatiile: =
-
(7)
(8).
Daca se
considera k foarte mare, se obtine relatia aproximativa, pentru
tensiunea corespunzatoare nivelului logic '0': (8').
Marginile de zgomot
statice sunt definite conform fig.5:
MZ1 =
(9), MZ0 =
(10), unde
este tensiunea de
intrare pentru care caracteristica de transfer ce se obtine are panta -1.
Nivelele logice ale inversorului si , deci, si marginile de zgomot statice, depind de curentul de sarcina pe care trebuie sa-l debiteze (in starea logica '1') respectiv, sa-l absoarba (in starea logica '0').
4. Raspunsul inversorului MOS la un impuls de comanda
este determinat, in primul rand, de elementele capacitive parazite:
capacitatile proprii ale tranzistoarelor (amplificator si
sarcina), capacitatea de intrare a circuitelor comandate precum si
capacitatea parazita a interconexiunilor.
La aplicarea unui
impuls negativ de ampitudine -
la intrarea
inversorului din fig.6, se
obtine raspunsul din fig.7.b,
in fig.7.a fiind desenat impulsul de
comanda.
Timpul necesar
deschiderii tranzistorului amplificator se calculeaza cu relatiile
aproximative:
+
(11),
(13) unde s-au notat:
intervalul de timp in
care tranzistorul MOS amplificator este in zona de saturatie;
intervalul de timp in
care tranzistorul MOS amplificator se afla in regiunea liniara a caracteristicilor
de iesire;
(
+ 0,1 (
) valoarea tensiunii de iesire la care se considera
ca procesul de comutare s-a terminat.
In aceste realtii, s-a neglijat curentul prin tranzistorul MOS de sarcina.
La comutarea
inversa, tranzistorul MOS amplificator se blocheaza, iar capacitatea
de la iesire se incarca numai prin tranzistorul MOS de sarcina,
in timpul dat de relatia: (14) unde
(
) =
+ 0,9 (
) este tensiunea de iesire la care procesul de comutare
este considerat incheiat. Se poate folosi si relatia
aproximativa:
(14').
Pentru a asigura fronturi cat mai mici, se pot folosi circuite cu mai multe tranzistoare MOS in configuratie inversoare sau neinversoare, ca in fig.8, unde este reprezentat un buffer (separator) de tip inversor. Ambele fronturi ale impulsului de la iesire vor fi mici, intrucat atat incarcarea cat si descarcarea capacitatii se fac printr-un tranzistor MOS cu factor de curent mare, de tipul tranzistorului amplificator din inversorul din fig.4.
Circuite logice de tipul SAU-NU (NOR) si SI-NU (NAND) se
pot realiza ca in fig.9 respectiv fig.10. In cazul circuitului SAU-NU
nivelul logic in satrea '0' se micsoreaza, iar in cazul
circuitului SI-NU se mareste. Pentru ambele circuite, nivelul
logic in satrea '1' nu se modifica.
In fig.11 este desenat un circuit elementar
de memorare dinamica a informatiei cu tranzistor MOS. Capacitatea memoreaza
informatia aflata la intrarea
sub forma unei
tensiuni; timpul de memorare este determinat de rezistenta echivalenta
de pierderi de la bornele capacitatii. La iesirea inversorului, va fi
tensiune
daca la intrare a
fost aplicat nivel logic '1',
=
, respectiv tensiune
, daca la intrare a fost aplicat nivel logic
'0',
=
1. Experimentarile se fac pe poarta multifunctionala ROM 01 realizata in tehnologie PMOS standard cu poarta din aluminiu. Structura circuitului, a carui schema este prezentata in fig.12, permite realizarea unor porti elementare dar si simularea unor circuite logice mai complexe. Principalii parametrii ai portii sunt prezentati in anexa.
2. Se realizeaza
circuitele inversoare din fig.2, 3
si 4 care se alimenteaza cu - = -15 V, -
= -20 V, iar tensiunea de intrare se regleaza intre 0
si -15 V. Se masoara caracteristica de transfer pentru fiecare
inversor si se traseaza pe un singur grafic, la aceeasi
scara liniara.
Din caracteristicile de transfer se vor determina:
- tensiunile de iesire in starea
logica '1',
- tensiunile de iesire in starea
logica '0',
- tensiunea de prag, , a tranzistorului MOS amplificator ca fiind tensiunea de
intrare pentru care tensiunea de iesire a inversorului (oricare din cele
trei) incepe sa scada;
- tensiunea de prag, , a tranzistorului de sarcina stiind ca pentru
inversorul din fig.4 se obtine
, conform relatiei (7);
- factorul de curent al tranzistorului MOS
amplificator, , din masuratoarea efectuata pentru
a inversorului din fig.2, folosind relatia aproximativa
(4') cu
determinat anterior;
- factorul de curent al tranzistorului MOS de
sarcina, , din masuratoarea pentru
a inversorului din fig.4, folosind relatia
aproximativa (8') cu
determinat anterior;
- marginile de zgomot statice in starea logica '1' definite ca in fig.5, cu relatia (9) pentru cele trei inversoare;
- marginile de zgomot statice in starea logica '0'
definite ca in fig.5, cu relatia
(10) pentru cele trei inversoare;
2.1 Se conecteaza
o sarcina pentru inversorul MOS din fig.4,
un potentiometru P in serie cu o rezistenta fixa de 10 kW. Se aduce inversorul
in starea logica '0' prin aplicarea la intrare a tensiunii =
-
si sarcina se
conecteaza la sursa de alimentare
printr-un
miliampermetru. Se masoara dependenta
=
(Is0). Se aduce inversorul in starea logica
'1' prin cuplarea intrarii la masa iar sarcina se
conecteaza la masa printr-un miliampermetru. Se traseaza
caracteristica
=
(Is1).
3. Se alimenteaza
circuitul de formare a impulsurilor de comanda a inversorului MOS din fig.13, cu o tensiune de alimentare
egala cu -(
), unde -
= -15 V si se aplica la intrarea acestuia
impulsuri negative cu amplitudine mai mare de 3 V, cu durata si perioada
convenabil alese.
Se vizualizeaza
formele de unda la intrarea si la iesirea inversorului MOS cu
sarcina tranzistor MOS in saturatie, fig.4, pentru = 0 si pentru
= 100 pF. Se va lua in
consideratie si capacitatea de intrare a osciloscopului.
Se vor determina nivelele de tensiune intre care are loc comutarea inversorului si timpii de comutare definiti ca in fig.7. Se vor calcula timpii de comutare cu relatiile (12), (13) si (15) si se vor compara cu rezultatele experimentale. Se vor folosi parametrii determinati anterior pentru tranzistoarele MOS.
4. Se realizeaza
separatorul inversor din fig.8, se
alimenteaza cu tensiunea - = -20 V si se comanda cu circuitul din fig.13, fiind incarcat cu o
capacitate de sarcina, Cs = 100 pF. Se vizualizeaza
fronturile de unda de la intrare si de la iesirea circuitului
si se masoara fronturile impulsurilor.
Se realizeaza circuitul SAU-NU din fig.9 si se alimenteaza cu - = -15 V; se masoara nivelul logic
cu una, cu doua
sau cu toate intrarile activate cu
=
-
. Se masoara
cand toate
intrarile sunt la masa. Se aplica impulsuri de la circuitul din fig.13 pe una din intrari si
se vizualizeaza formele de unda la intrare si la iesire,
fara capacitate de sarcina.
Se realizeaza
circuitul SI-NU din fig.10, se
alimenteaza cu - = -15 V si se masoara nivelele logice
si
atunci cand intrarile sunt activate in mod
corespunzator. Se aplica impulsuri de comanda pe toate cele trei
intrari si se vizualizeaza formele de unda de la
iesirea circuitului.
Se compara nivelele logice de la iesirile celor doua circuite cu nivelele logice de la iesirea inversorului masurate la punctul 2.
Se realizeaza
circuitul elementar de memorare dinamica din fig.12 (poarta a celui de al doilea
tranzistor MOS este lasata in gol). Se aplica, la intrarea
, o tensiune egala cu -(
), iar pe intrarea de comanda, vc, se
aplica impulsuri de la circuitul din fig.13
(alimentat cu -
= -15 V) cu durata de cateva msec si cu
perioada foarte mare (de ordinul msec). Se vizualizeaza forma de unda
la iesirea inversorului si se determina timpul de crestere
(de la
la
) si timpul dupa care este necesara
reimprospatarea informatiei, deci timpul dupa care valoare
tensiunii de iesire atinge valoarea tensiunii de prag, la care incepe
sa fie sesizata pierderea de informatie de la iesire. Se va
lua
= 100 pF.
Politica de confidentialitate | Termeni si conditii de utilizare |
Vizualizari: 1245
Importanta:
Termeni si conditii de utilizare | Contact
© SCRIGROUP 2025 . All rights reserved